1. (6 puntos) Se dispone de un procesador MIPS superescalar de dos vías y que posee gestión dinámica de instrucciones con especulación hardware. El lanzamiento de las instrucciones se realiza en orden y alineado. Las instrucciones atraviesan las siguientes etapas: IF (búsqueda de instrucciones), I (decodificación y lanzamiento de las instrucciones), En (ejecución en el operador multiciclo correspondiente), WB (escritura en los buses comunes de datos; duración de la transferencia 1 ciclo) y C (confirmación de las instrucciones y actualización del predictor, en su caso). El ROB tiene 32 entradas.

Las características de las unidades funcionales son los siguientes:

|                        | No Operadores | Latencia | Características                                              |
|------------------------|---------------|----------|--------------------------------------------------------------|
| Carga/Almacenamiento   | 2             | 2        | 4 buffers de lectura y 4 de escritura, <b>no segmentados</b> |
| Cálculo de direcciones | 2             | 1        | Utiliza los mismos buffers de lectura y escritura            |
| Suma/Resta CF          | 1             | 2        | 6 estaciones de reserva, <b>segmentado</b>                   |
| Multiplicador CF.      | 1             | 4        | 4 estaciones de reserva, <b>segmentado</b>                   |
| Enteros/Saltos         | 2             | 1        | 8 estaciones de reserva                                      |

Se dispone de un predictor de saltos del tipo *Branch Target Buffer* (BTB) de dos bits que ofrece la predicción al final del ciclo de búsqueda de la instrucción.

Se pretende evaluar el comportamiento del procesador ante el siguiente fragmento de código, correspondiente a la multiplicación de un vector  $\vec{V}_{1\times 3}$  por una matriz  $\vec{M}_{3\times 2}$ ,  $\vec{Z}=\vec{V}\times\vec{M}$ .

```
dadd r5, r4, 16
loop_i:
    1.d f0, zero(r0)
    dadd r2, r0, r3
    dadd r1, r0, v
   dadd r6, r1, #24
loop_j:
    1.d f1, 0(r1)
    1.d f2, 0(r2)
    mul.d f3, f1, f2
    add.d f0, f0, f3
    dadd r2, r2, #16
    dadd r1, r1, #8
    bne r1, r6, loop_j
end_j:
    s.d f0, 0(r4)
    dadd r4, r4, #8
    dadd r3, r3, #8
    bne r4, r5, loop_i
end_i:
    trap #0
```

Al comenzar la ejecución del bucle, todas las estructuras internas del procesador se encuentran vacias, salvo la tabla del predictor BTB que contiene el salto bne r1, r6, loop\_j en estado *Weakly Not Taken (01)* y el salto bne r4, r5, loop\_i en estado *Strongly Taken (11)*. Todos los registros valen 0, salvo los registro r3 y r4 que apuntan a M y Z respectivamente. El contenido de la memoria es el siguiente:

| M  | M + 8 | M + 16 | M + 24 | M + 32 | M + 40 | V   | V + 8 | V + 16 | Z   | Z + 8 | zero |
|----|-------|--------|--------|--------|--------|-----|-------|--------|-----|-------|------|
| 1. | 4.0   | 2.0    | 5.0    | 3.0    | 6.0    | 2.0 | 4.0   | 6.0    | 0.0 | 0.0   | 0.0  |

Se solicita:

- a) Dibujar el diagrama instrucciones-tiempo de **la primera iteración** hasta el ciclo en que la instrucción de salto bne r1, r6, loop\_j alcanza la etapa Commit, inclusive. Mostrar sólo las instrucciones que quepan en el diagrama adjunto. Utilizad la siguiente notación para las etapas de ejecución: load/store, AC, L1 y L2; suma/resta c.f, A1 y A2; multiplicación c.f. M1, M2, M3 y M4; enteras y saltos, E1.
- b) Determinar la penalización por fallo para el salto bne r1, r6, loop\_j, indicando el número de ciclos de penalización y desde qué ciclo a qué ciclo se podrían considerar *ciclos de parada* o ciclos perdidos.
- c) Teniendo en cuenta que el ROB comienza con la entrada #0 y que la etapa Issue siempre utiliza la primera estación de reserva o buffer disponible de cada tipo, determinar el contenido de los campos value y rob

de los registros £0, £1, £2 y £3 al finalizar el ciclo en que la instrucción mul.d £3, £1, £2 hace commit. Al final de dicho ciclo, ¿cuántas entradas del *reorder buffer* estarán ocupadas? ¿Qué estaciones de reserva, buffers de lectura y escritura estarán ocupadas? Indicad en la tabla adjunta con una X las que estén ocupadas.

2. **(3.5 puntos)** El siguiente diagrama i–t muestra la ejecución de un fragmento de bucle que ha sido optimizado con la técnica de *loop unrolling*:

```
1 \quad 2 \quad 3 \quad 4 \quad 5 \quad 6 \quad 7 \quad 8 \quad 9 \quad 10 \quad 11 \quad . \quad . \quad 39 \quad 40 \quad 41 \quad 42 \quad 43 \quad 44 \quad 45 \quad 46 \quad 47 \quad 48 \quad 49 \quad 50
                                                                                L36L37WB C
loop: l.d f1, 0(r1)
                             IF I AC L1 L2 L3 L4 L5 L6 L7 L8
          1.d f2, 8(r1) IF I AC
1.d f3,16(r1) IF I AC
                                                                                          T<sub>1</sub>1 WB C
         1.d f3,16(r1)
                                                                                               L1 WB C
                                         IF I AC
          1.d f4,24(r1)
                                                                                                   L1 WB C
         mul.d f1, f0, f1
                                             IF I
                                                                                               M1 M2 M3 WB C
                                                                                                 M1 M2 M3 WB C
          mul.d f2, f0, f2
                                                    IF T
          mul.d f3, f0, f3
                                                       IF I
                                                                                                    M1 M2 M3 WB C
          mul.d f4, f0, f4
                                                            IF I
                                                                                                          M1 M2 M3 WB C
```

El procesador tiene soporte *hardware* para ejecución fuera de orden y especulación, puede lanzar una instrucción por ciclo de reloj y dispone de un operador de carga no segmentado y uno de multiplicación segmentado para operandos de coma flotante. Dispone de un único nivel de cache L1. La memoria principal está basada en tecnología DDR3 y su frecuencia de reloj coincide con la del núcleo del procesador.

## Se pide:

- a) Justificar el diferente comportamiento que tienen la primera y la segunda instrucciones de carga.
- b) ¿Cuál es el tiempo de acceso (en ciclos de reloj) a la cache de datos L1 en caso de acierto (sin incluir el retardo de la etapa de calculo de la dirección de memoria, etapa AC)?
- c) ¿Cuál es la penalización por fallo?
- d) En la segunda iteración del bucle (no mostrada en el diagrama), la primera instrucción de carga (1.d f1,0(r1)) reduce el tiempo para ejecutarse completamente de 42 a 18 ciclos. ¿A qué se debe ese comportamiento? El resto de instrucciones consumen el mismo número de ciclos que los mostrados en el diagrama.
  - ¿Cuál es el valor de  $t_{RP} + t_{RCD}$  para los módulos DIMM de memoria?
- e) ¿Cuál es el tamaño de bloque de cache en bytes?

## 3. **(0.5 puntos)**

La memoria principal de un computador, basada en tecnología DDR3, tiene la misma frecuencia de reloj que el núcleo del procesador. Tiene un sólo nivel de cache L1.

Calcular el tiempo medio de acceso a memoria si el tiempo en caso de acierto en la cache L1 es de 1 ciclo, la tasa de fallos de la cache L1 es del 10%, el parámetro *memory locality* es ML=40% y la penalización por fallo es de 16 ciclos de reloj cuando la fila abierta es la buscada y de 40 ciclos en caso contrario.

| <b>Apellidos y Nombre:</b> |  |
|----------------------------|--|

## Ejercicio 1

a) Diagrama instrucciones-tiempo

 $1 \quad 2 \quad 3 \quad 4 \quad 5 \quad 6 \quad 7 \quad 8 \quad 9 \quad 10 \quad 11 \quad 12 \quad 13 \quad 14 \quad 15 \quad 16 \quad 17 \quad 18 \quad 19 \quad 20 \quad 21 \quad 22$ 

- b) Penalización por fallo para el salto bne r1, r6, loop-j. El número de ciclos de penalización es de: \_\_\_\_\_ (desde el ciclo \_\_\_\_ al ciclo \_\_\_\_).
- c) Contenido de los registros y ocupación de las estructuras de datos

| Registro | F0 | F1 | F2 | F3 |
|----------|----|----|----|----|
| valor    |    |    |    |    |
|          |    |    |    |    |
| rob      |    |    |    |    |
|          |    |    |    |    |

Número de entradas del reorder buffer ocupadas: \_\_\_\_ (desde la \_\_\_ a la \_\_\_ ).

| Estación Reserva | e1 | e2 | e3 | e4 | e5 | e6 | e7 | e8 | a1 | a2 | a3 | a4 | m1 | m2 | m3 | m4 |
|------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| ocupado          |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|                  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |

| Buffer Lect. / Escrit. | 11 | 12 | 13 | 14 | s1 | s2 | s3 | s4 |
|------------------------|----|----|----|----|----|----|----|----|
| coupado                |    |    |    |    |    |    |    |    |
|                        |    |    |    |    |    |    |    |    |